分享到:

可编程逻辑器件简介

可编程逻辑器件(PLD-Programmable Logic Devices)是一种特殊的数字集成电路,它由用户  (本文共2页) 阅读全文>>

权威出处: 电子报2001-07-29
天津工业大学
天津工业大学

红外目标识别与跟踪系统的硬件设计

随着科学技术的发展,在军事领域,红外目标识别跟踪系统已成为现阶段和未来武器系统的一个极为重要的部分。本文设计并实现了一种基于DSP的实现实时处理的图像识别跟踪系统。该系统以高速数字信号处理器TMS320C6416作为核心器件,并与CPLD相结合,满足了实时性要求而且具有目标识别和跟踪的功能。在设计中,强调了硬件系统的功能可扩展性和稳定性。硬件系统采用模块化设计方式,这既降低了设计的复杂度,又有利于项目的分工。本人完成的工作如下:(1)硬件模块方案的制定和电路的设计;(2)完成电路原理图的绘制和PCB板的制作;(3)编写可编程逻辑器件内部程序:用VHDL语言编写该部分程序,并进行仿真,实现对整个电路的逻辑控制;(4)参与硬件系统的调试。  (本文共71页) 本文目录 | 阅读全文>>

吉林大学
吉林大学

AMOLED显示屏外围驱动电路系统的研究与设计

一、课题意义外围驱动电路系统和驱动芯片的设计是OLED显示技术发展中不可或缺的重要环节,这不仅是因为试验必须消耗大量的财力、物力、人力和时间,更重要的是OLED的生产的质量和工作性能是否达到预期的目标,必须通过外围驱动电路系统的支持才能进行评价和确认。本文所涉及的OLED的规格是分辨率为64×3×80的AMOLED显示屏,显示屏引出线为24根模拟电压数据线和6根行列控制信号,以及一些电源。然而当今现有的驱动芯片,以针对PMOLED(无源有机发光显示屏)的居多,针对AMOLED所设计的驱动芯片,特别是专用集成电路驱动芯片尚少。原因就是AMOLED所需的驱动信号电压很高,各种信号波形难以得到,系统的软件和硬件设计任务都相当繁重。专用驱动IC的实现,需要电子、微电子技术,可编程器件,数据处理等多种知识的融合。本课题的目标就是根据本文涉及的分辨率为64×3×80的AMOLED显示屏的要求,运用各种EDA工具,制作出提供合适数据信号和控制...  (本文共70页) 本文目录 | 阅读全文>>

黑龙江大学
黑龙江大学

基于CPLD的实验板研制开发与教学应用

电子设计自动化(EDA)是一种实现电子系统或电子产品自动化设计的技术,EDA技术的重要特征就是使用硬件描述语言(HDL)等方式来完成设计文件,下载到可编程逻辑器件上进行电路设计。进入二十一世纪以来,随着半导体制造技术的飞速发展,使得原本造价高昂的CPLD/FPGA芯片成为常规ASIC设计的主流。本文通过查阅了大量的文献资料,并研究了部分高校PLD实验教学方面的经验。在面向本校教学应用的需求基础上,研制开发了一套适合课程需要的基于CPLD的教学实验板。本文首先介绍EDA技术和PLD的基本情况,重点对CPLD的工作原理、结构特点等进行介绍。然后,对PLD课程进行了课程分析和实验需求分析。在此基础上,研制开发了一款基于CPLD的实验板。给出了实验板的硬件模块化布局和设计,各功能模块设计和芯片选择等。最后,在成形的硬件设计基础上,本文还讨论开发软件的使用,结合实验板给出了实验板的基本实验举例。  (本文共63页) 本文目录 | 阅读全文>>

青岛科技大学
青岛科技大学

RSA密码硬件实现方法研究

本课题源自青岛市科技局发展计划项目《可移动高性能电脑加密机的研究与设计》,本文主要研究并实现可移动高性能电脑加密机的核心部件- RSA密码芯片的硬件实现。本文根据项目要求,对RSA密码算法进行了深入的研究与分析,深入探讨了RSA密码算法的两大核心运算-模幂运算和模乘运算,经过广泛查阅文献资料比较分析之后,本文采用基2的蒙哥马利算法与从左到右的密钥扫描相结合的方法来实现RSA算法。基于此种算法,讨论并分析了硬件实现环境全定制逻辑、现场可编程逻辑(FPGA)、专用集成电路(ASIC)、片上系统(SOPC)的可行性,结合实际情况与具体要求,本文采用的是基于FPGA的可编程逻辑环境来实现RSA密码算法。基于以上方案,本论文提出了一系列的基于RSA算法的硬件电路的设计方法,包括RSA算法的整体系统结构设计与子模块的电路设计,并根据具体的硬件实现环境,解决了RSA算法中复杂运算的硬件实现问题。设计实现了一款基于FPGA的1024位RSA密码...  (本文共91页) 本文目录 | 阅读全文>>

内蒙古大学
内蒙古大学

基于MPEG-2视频可变长解码、反量化、反离散余弦变换的FPGA实现

随着数字电视的发展,MPEG-2音频、视频编码器,MPEG-2音频、视频解码器成为业界关注的器件。可编程逻辑器件FPGA和CPLD正越来越多地替代ASIC和DSP器件,被用于实现数字信号处理算法。基于FPGA/CPLD器件的信号处理系统具有很高的实时性,可嵌入其它系统,并能方便地实现系统集成与功能扩展等优点。本文主要应用FPGA来实现MPEG-2解码器视频部分的可变长解码、反量化、反离散余弦变换三个功能模块。本文以设计高速乘法器电路为基础,最终在FPGA上实现了MPEG-2视频解码器中的反量化和反离散余弦变换电路。通过对有限状态机的分析和设计,最终应用有限状态机在FPGA上实现了可变长解码。通过对高速乘法电路算法的研究,本文提出了一种基4 Booth算法的硬件乘法器电路,为了提高硬件乘法器电路的运算速度,本文使用了4-2压缩器和3-2压缩器、华莱士树、以及并行和流水线算法等。本文应用modelsim、synplify和MAX+p...  (本文共76页) 本文目录 | 阅读全文>>