分享到:

模数转换器:夜间战场侦察如白昼

说起来大家可能有些不太相信,我的一项小革新,解决了信息化装备训练大难题。$$  干过侦察的人都知道,战场电视传输数据距离远、信息实时准确,然而在夜暗条件下,它也会成为“瞎子”;热成像仪虽然夜视能力很强,但由于不能传输数据,战场夜视环境无法传到指挥所。$$  “如果能把它们合二为一那该多好啊!”训练中,我突然冒出这样的想法。然而,当我拿到两份装备说明书后,发现两者的输入、输出接头完全不匹配,很难联成一体,心里凉了半截。$$  就在我要放弃这个想法时,营教导员林航给了我热情鼓励和支持,并建议我从改变信号的传输方式入手寻找突...  (本文共1页) 阅读全文>>

权威出处: 解放军报2011-01-06
《河南科技》2017年03期
河南科技

逐次逼近模数转换器专利技术分析

1逐次逼近ADC的基本概念随着信息技术的快速发展,A/D转换器被越来越多地运用在通信领域及数字信号处理领域,并逐渐向低功耗、高速度和高精度方向发展前进。∑△A/D转换器和Flash A/D转换器,分别满足高精度、高度两个指标。逐次逼近模数转换器(SAR ADC)具有低功耗、小尺度、中等精度等综合优势,被广泛地应用在数据/信号采集器、工业控制、医疗仪器、笔输入量化器等领域[1]。逐次逼近模数转换器也称为二进制搜索A/D转换器,其用一个D/A转换器产生模拟信号来近似输入信号。逐次逼近A/D转换器包括1个采用保持电路、1个D/A转换器和1个控制D/A转换器的数字处理器及比较器,具体结构如图1所示。具体来说,一个SAR ADC完成一次转换需要经历2个阶段,第一个阶段是采样,一般需要第1个时钟周期T,第2个阶段是信号转换,其中需要将采集到的模拟信号逐次转换成数字信号。Anglog InputVinS/HV(K)DACSAR Digital...  (本文共2页) 阅读全文>>

《微电子学与计算机》2016年02期
微电子学与计算机

基于压缩传感的模数转换器设计

1引言作为数字处理领域的新进展,Candes[1]等人在2006年提出的压缩传感理论在处理稀疏信号时打破了奈奎斯特采样定理的限制,降低了获取信息的冗余度,降低了系统关键模块的工作频率.目前关于压缩传感方面的研究,理论主要集中在算法上面,在实际应用方面针对不同算法的实现结构、电路失配等进行的研究是重点.本文设计了一种基于压缩传感理论和基于奈奎斯特采样理论的双模式模数转换器结构,以分别适用于超宽带可压缩信号处理和医学图像处理等领域.整体结构通过MATLAB进行整体结构的搭建,并确定各模块的性能,在UMC180nm工艺下完成电路和版图设计.本文采用总体上多路独立随机求内积、单路量化的结构进行实现,在减少了量化失配的同时又保证了观测矩阵随机性,以满足多种恢复算法对观测矩阵的要求.整体结构的版图提参后仿结果中,在压缩传感模式下,利用采样频率为40MHz的量化器,达到的性能指标为160 MHz采样SNR 62dB,FOM值为110fJ,整体...  (本文共6页) 阅读全文>>

《计算机时代》2015年09期
计算机时代

MATLAB/Simulink仿真在模数转换器教学中的应用

0引言模数转换器(Analog-to-Digital Converter,ADC)是将模拟信号转换成数字信号的电子系统。在现代生活中,从普通的数据采集到复杂的数字信息处理,从智能手机到互联网,ADC在各式各样的电子设备中成为连接周围物理世界到数字信号处理设备的重要桥梁。在电子信息类的本科教学中,让学生认识并掌握好ADC的工作原理,对于后续复杂电子电路系统中模拟与数字信号转换的分析与设计会有很大帮助。但由于目前ADC的种类繁多,工作原理和结构各异,学生在学习时,往往仅掌握了A/D转换的基本原理,即采样、量化、编码,而无法将其和实际的模数转换器的结构联系起来,对书本上繁琐的结构原理图,感到很抽象乏味。学生在这部分的学习中常无法达到预期的效果。为应对实验课时较少及实验室硬件设备的不足,我们采用MATLAB/Simulink软件中丰富的电路元件库,来搭建和模拟目前常用的ADC行为模型及其电路结构,通过修改各种相关参数,可以模拟电路的真实...  (本文共3页) 阅读全文>>

《计算机技术与发展》2015年07期
计算机技术与发展

1.2V7bits 125Mb/s双采样流水线模数转换器

0引言流水线模数转换器(Pinelined ADC)是一种高速、高精度的奈奎斯特采样率模数转换器[1-4],可以在高速、高精度和功耗三者之间进行很好的性能折中。因此,流水线模数转换器在多种技术领域得到广泛应用,例如,移动系统、CCD成像、超声波医疗成像、数字接收机、基站、数字电视[5]、蜂窝基站以及以太网等。在上述应用中,一项关键技术是将低功耗、高信噪失真比的ADC与数字信号处理器集成在一个芯片中。典型流水线ADC结构在实现高速、高精度时功耗较大,而时间交织型流水线ADC不仅具有高速和高精度,还具有较高的功耗效率,可以很好地满足上述系统应用。典型结构的双采样时间交织ADC具有一些非理想因素[6-7],例如失调、增益失配、采样时间失配以及共享运算放大器造成的记忆效应。为了消除这些非理想因素的影响,一些技术得到发展。在文献[8]中,一个时间交织采样保持电路被应用在每个通道中从而将时序失配最小化,但是ADC的线性性能却受到采样保持电路...  (本文共3页) 阅读全文>>

《复旦学报(自然科学版)》2014年03期
复旦学报(自然科学版)

一种应用于时间交织模数转换器的低抖动延迟锁定环

模数转换器(Analog-Digital Converter,ADC)是混合信号系统中必不可少的关键模块,其性能好坏直接影响到整个系统,时间交织ADC作为高速高精度ADC的一种实现方案被广泛应用,该方案使用多路ADC并行对输入信号进行转换,子ADC的采样时间均匀错开,系统在整体上等效为一个高速的模数转换器.应用时系统需要给子ADC提供多路均匀相位的时钟控制信号,这些时钟控制信号通常由锁相环(Phase-Locked Loop,PLL)和延迟锁定环(Delay-Locked Loop,DLL)提供,其中DLL常用于纠正片外时钟偏移,PLL常用于片内分布时钟的同步[1-2].由于PLL系统的特性,环路参数对工艺、温度十分敏感,因此稳定性较低,此外PLL结构中必需的压控振荡器会引入额外的抖动并在环路中累加,对PLL的输出相位噪声造成影响.而在DLL结构的时钟发生器中,压控延时链取代了压控振荡器,与PLL相比,DLL没有压控振荡器引入的...  (本文共7页) 阅读全文>>