分享到:

跳频系统中Turbo码译码器的FPGA实现

给出了跳频系统中Turbo码译码器的FPGA(field programmable gate array)实现方案.译码器采用了Max-Log-Map译码算法和模块化的设计方法,可以对不同帧长的Turbo码进行译码.在Xilinx公司的FPGA芯片  (本文共5页) 阅读全文>>

北京邮电大学
北京邮电大学

跳频通信中Turbo码性能分析及其在无线通信系统中的研究实现

随着无线通信技术的快速发展,用户对通信质量的要求越来越高。通常,信号在无线信道中传输时会受到噪声的干扰,而信道编码可以有效地提高通信的可靠性。因此,信道编码领域不断产生新的技术和应用。其中,Turbo码以其接近香农极限的性能被广泛地应用。在军事通信中,对信息的抗截获和抗干扰能力要求较高。跳频通信技术以其优秀的抗干扰、抗截获以及组网能力,被广泛应用在军事通信系统中。本文首先介绍了跳频通信技术和Turbo码的研究现状,确立了本文的选题背景和依据。分析了 Turbo码的编译码结构,包括交织器、分量编码器、译码器等,并对Turbo码多种译码算法进行了仿真分析和比较。本文设计了结合循环冗余校验的Log-MAP译码算法,通过仿真验证了该算法在降低译码时延方面的有效性。然后,设计了一种跳频通信系统,通过对Turbo码和RS码的仿真分析,为该系统调整信道编码方案提供了理论依据。最后,本文介绍了跳频通信系统的整体设计,并重点分析了系统链路控制层的...  (本文共68页) 本文目录 | 阅读全文>>

《电子与信息学报》2015年08期
电子与信息学报

动态自适应低密度奇偶校验码译码器的FPGA实现

在复杂深空通信环境中,自适应能力的强弱对低密度奇偶校验(LDPC)码译码器能否保持长期稳定工作具有重要影响。该文通过对DVB-S2标准LDPC码译码器各功能模块的IP化设计,将动态...  (本文共7页) 阅读全文>>

《通信技术》2010年05期
通信技术

基于FPGA的卷积码译码器设计

针对目前卷积码译码器占用资源较多,最高工作频率较低的缺点,设计了基于FPGA的(2,1,8)卷积码译码器。该译码器采用硬判决维特比译码算法。为有效提高译码器的工作频率,采用寄存器存储路径度量和幸存路径。通过分析译码启动过程中状态转移图上各个状态与其前一...  (本文共3页) 阅读全文>>

《物探装备》2010年02期
物探装备

利用多台译码器激发组合井的施工方法

采用多、深组合井的激发方式时,由于雷管数量和炮线长度增加使得激发回路的电阻增大,这时使用单台译码器激发会出现组合井起爆不全、译码器不能正确产生验证时断等问题,对遥爆设备的激发能力和激发精度带来影...  (本文共4页) 阅读全文>>

《电子技术》1990年08期
电子技术

一种能显示16个数字的译码器

一般的7段16进制译码器(如CC4495)能把BCD码转换成16个数字和字母:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。这种译码器的特点是用字母A、B、C、D、E、F来显示BCD码1010、1011、1100、1101、1110、1111(即十进...  (本文共1页) 阅读全文>>

《集成电路应用》1990年04期
集成电路应用

一种能显示十六个数字的译码器

一般的七段十六进制译码器(如 CC4495)能把 BCD 码转换成十六个数字和字母:0、1、2、3、4、5、6、7、8、...  (本文共2页) 阅读全文>>