分享到:

一种新型锁相环输出寄生边带的理论分析

l 新型数字频率合成锁相环简介[‘] 在数字锁相频率合成中,为了提高频率分辨率,解决小的额率步进与高的比相频率之问的矛盾,通常采用多环结构或采用小数分频锁相环[引。但前者由于所用环路较多,因而整体结构较复杂;而后者存在的主要问题是其模拟相位内插器对鉴相器输出端的三角波干扰分量的补偿准确还不够高。 鉴于t述情况,我们提出了一种新型锁相环路结构,如图】所示。对于这一环路,首先通过其鉴颛器,使得^与n相隔出现,并通过微处理器使可变分频器的分频系数Ⅳn按以下规则设置: 1)若只有,,脉冲出现,则当下一个^脉冲出现时,通过微处理器将分频系数Ⅳ。置为Ⅳ。 2) 若,r经分频后形成的脉冲,'t,^z,……,^z同时出现(其中,,ij∈[厶,,n=l,2,显然,当环路锁定时应有图l新型锁相环路的结构原理图重 庆 大 学 学 报下面我们就来详细分析新型环路对这种三角波干扰的抑制能力。2 新型环路输出寄生边带抑制比的理论分析 为简明起见,我们只分析...  (本文共6页) 阅读全文>>

《江西农业大学学报》1992年04期
江西农业大学学报

步进电机软件锁相方法的研究

之!令研.,J 步进电机是工业过程控制的主要元件之一它不但具有快速启停,精确步进以及直接接收数字量的特点,而且还具有钡相(步进电机停转时,某相绕组仍处于通电状态.)的功能,以保证其定位的精度.目前,步进电机通常采用常规的硬件锁相方法.硬件锁相法是依靠步进电机功率驱动电路来实现锁相的,其电路原理如图1所示.图1是步进电机一极允许耗散功率不是足够大, 相功率驭动电路原理图,其中“LP’为步进电机的一相 绕组线圈,‘BG,为大功率晶体管.步进电机按其工作方 式工作,当它在某相位置上停止走步时,为了记忆它的 走步顺序,该相绕组仍然保持通电状态,也就是说电机 锁定在某相.锁相期间,晶体管一直处于导通状态,以 便为该相的电机绕组提供电流通路.这种锁相方法的缺 点是:几安培乃至十几安培(视机型不同而异)的静态 锁相电流通过晶体管,会使晶体管的集电结产生功率损 耗,致使集电结温升高,管壳发热.如果晶体管的集电控制系统的散热条件不好,将导致晶体管...  (本文共4页) 阅读全文>>

《电波科学学报》1991年Z1期
电波科学学报

八毫米高稳定锁相振荡源

一、引言 毫米波锁相源是毫米波应用中一个很重要的部件。本文介绍我们研制的一种毫米波锁相源。它具有以下特点: (1)它是“双环”电路,即由十公分的脉冲取样锁相环和八毫米锁相环组成;它比“单环”输出频谱更纯净。 (2)由于十公分的锁相源采用脉冲取样锁相环,因此,体积大大减小。 (3)8 mm被锁源是变容管调谐的体效应振荡器,其优点是调谐方便,同步带宽。也可采用电流调谐的雪崩管振荡器。 (4)环路采用了双环自动扩捕电路,使得整个环路可以做到开机入锁,保证环路的可靠锁定。 (5)环路中的许多部件都采用微带电路,可以做成集成化,一体化。 二、组成及原理本文介绍的八毫米高稳定锁相环是双环毫米波锁相环。它由35。。MHz脉冲取样锁相环,八毫米谐波混频器,100MHz高稳定晶振,100MH:中放,8 mmVCO,环路控制电路等主要部件组成。其原理图如下:图1.八毫米锁相环原理图 工作原理如下:①100MH:高稳定、高纯度晶振的输出经功效功分后,...  (本文共3页) 阅读全文>>

《数字技术与应用》2017年02期
数字技术与应用

一种基于软件锁相环实现位同步的设计

1引言锁相环技术广泛应用在同步获取、相干解调、频率合成等领域。目前使用的锁相环可以分为模拟锁相环(APLL)、数字锁相环(DPLL)和软件锁相环(SPLL)等几种。软件锁相和硬件模拟锁相相比,摆脱了复杂的硬件电路设计,修改参数简单方便,具有很好的扩展性,有良好的抗干扰能力,能以较快速度、较高精度实现锁相[1]。软件锁相环采用的基本思想与模拟锁相环和数字锁相环相比没有根本不同,只是其实现方式不同。本文建立软件锁相环的传递函数、Z域模型和差分方程,提出一种用软件锁相环来捕获和跟踪位同步的方法。2二阶模拟锁相环模拟锁相环是根据输入信号与输出信号之间的相位差,对输出信号的相位进行连续的调整以实现同步的闭环控制系统。锁相环路由三个部件组成:鉴相器、环路滤波器和压控振荡器。通常锁相环的传递函数有开环传递函数、闭环传递函数和误差传递函数三种。当锁相环反馈支路在开路情况下,二阶锁相环开环传递函数定义为:2 2()()/()(2)/o i n n...  (本文共2页) 阅读全文>>

《自动化与仪器仪表》2017年06期
自动化与仪器仪表

基于MSP430的锁相环控制系统的研究与设计

0引言锁相环(PLL)是现代电子系统中的基本元件,是一个闭环负反馈控制电路,其的概念由十七世纪的荷兰天文学家C.Huygens对同步问题进行描述时提出的[1-3]。在上世纪30年代,法国工程师D.Bellescize给出了数学模型。1965年,第一块锁相环集成模块诞生。锁相环可有效地跟踪输入输出信号的相位与频率,利用输入输出信号之间的相位差自动调节,使得输出信号自动跟踪输入信号,达到两者间的相位同步和频率跟踪的目的。锁相环技术是现代自动控制技术中的重要组成部分,在仪器仪表、航空航天、通信技术、现代数字信号处理等领域有着广泛的应用[4-6]。随着电子技术的进步,更宽的锁相范围,更强的抗干扰能力,更快的锁相速度,更好的同步性是现代电子系统对锁相环提出的新要求[7]。本文采用MSP430单片机,对ADF4113进行控制,通过频率源于分频器产生参考频率,利用锁相环将压控振荡器锁定在期望频率上,产生期望工作在给定频率上的正弦信号。1锁相环...  (本文共3页) 阅读全文>>

《中国集成电路》2017年09期
中国集成电路

一种防止错误锁定的延迟锁相环的设计

1引言延迟锁相环(DLL)能够实现不同时钟的相位同步和占空比校正的功能,在集成电路设计中具有广泛的应用。本文设计了一种延迟锁相环,通过所设计脉冲宽度检测电路,能够将错误的反馈时钟进行过滤并产生相应的检测信号,并通过逻辑电路将其与占空比校正电路(DCC)锁定信号进行运算处理,有效避免了由于反馈时钟丢失导致DLL鉴相器输出错误的状态指示、从而引起DLL逻辑控制电路错误锁定。同时保证当DCC已经锁定后,DLL能够正常工作,实现相位同步和占空比校正的功能。2防止错误锁定的延迟锁相环设计本文设计的延迟锁相环包括延迟锁相电路(DLL)和占空比校正电路(DCC)。其中,延迟锁相电路的工作原理是[1,2,4]:如图1所示,输入时钟进入DLL延迟链后产生时钟_000,然后经过时钟占空比校正电路DCC、时钟组合电路以及反馈电路后形成反馈时钟,输入时钟与反馈时钟在DLL鉴相器进行相位比较后输出增加或减少的信号到DLL逻辑控制电路去控制DLL延迟链的增...  (本文共5页) 阅读全文>>