分享到:

HALT主动唤醒同步电路的设计

一、问题的背景 近年来,由多个高性能32位微处理器通过高速总线共亨存储器而构成的共亨存储器MIMD(多指令多数据流)多处理机系统,由于具有较高的性能价格比和较好的编程环境及软件继承性而正风靡全球。但是,要充分提高这类多处理机系统的实用性能还要解决一些基本问题〔5〕,其中之一就是如何在相互协作的多台处理机之间提供有效的同步机制。 与向量计算机和slMD(单指令多数据流)阵列计算机将同步作为指令的一部分而自动实现的方法不同,在MIMD多处理机系统中,处理机之间的同步是根据需要而发生的,因而比较复杂。在共亨存储器多处理机系统中,同步机制控制有效并行处理的粒度,影响并行程序的执行效率,左右共亨总线的竞争现象,因此同步问题对多处理机系统性能的影响远远大于它对单处理机系统性能的影响。研究表明[1],如果不能提供有效的同步机制,多处理机系统的性能甚至可能不如相应的单处理机系统的性能。同步问题是多处理机系统设计和并行程序设计中最富有挑战性的问题...  (本文共6页) 阅读全文>>

《电视技术》1987年04期
电视技术

键控抗干扰原理在行同步电路中的应用

一、引 ,公七. 口 键控式杭千扰电路具有良好的杭千扰性能,在接收机的AGC电路中有一定的应用,但在同步电路中却一直没有得到应用。键控式抗千扰电路的基本原理是利用接收机的行逆程脉冲(此处可称为键控脉冲或选通脉冲)从全电视信号中单独地选出行同步头。这对于提高AGC电路和行同步电路的抗干扰性能具有重要的意义。显然,只要行逆程脉冲对堆全电视信一号中的行同步头,那么出现在行正程期间的千扰脉冲就不会影响AGC和行同步,这大大地提高了接收机的抗干扰性能。但是,如果接收机失步,那么,行逆程脉冲就对不准行同步头,同步电路就会失去同步信号,接收机就不可能进入同步状态。因此,从键控门取出行同步信号将导致接收机的AFPC电路的引人范围变得很窄(由行逆程脉冲宽度决定)。这一缺点是键控式抗干扰电路一直未能应用于同步电路的主要原因,即使应用于AGC电路,一般也采取了同其它抗干扰电路混合使用的方式来克服键控电路对接收机的同步有较高要求这一缺点〔‘’。 本文将...  (本文共3页) 阅读全文>>

《计算机研究与发展》2009年02期
计算机研究与发展

一种解同步电路优化设计方法的研究和实现

随着集成电路设计和制造技术的不断进步,同步电路设计技术遭遇到了前所未有的挑战.为了解决日益严重的时钟扭曲问题,需要构造庞大的时钟树,占据了大量的芯片面积.异步电路由于没有全局控制信号,以局部握手电路取代全局时钟网络,很好地解决了时钟扭曲的问题.而且由于异步电路没有全局时钟,在空闲时间没有信号翻转,几乎不产生动态功耗,整个系统的功耗得以有效地降低.异步电路在电磁兼容性方面也有天然的优势,并且兼具模块化和可重用性强的优点.由于异步电路具有以上诸多优点,异步电路设计方法得到越来越多的关注,目前已有不少采用异步电路设计方法的成功范例,例如曼彻斯特大学APT小组设计的AMULET系列处理器[1].尽管异步电路具有上述诸多优势,但目前数字集成电路设计还鲜见采用异步电路设计方法进行设计的.这主要是由于大部分异步电路设计流程需要设计完整的异步标准单元库,并且难以利用现有成熟的EDA设计工具进行设计.解同步电路设计方法可以较好地解决现阶段异步电路...  (本文共9页) 阅读全文>>

《航天控制》2006年06期
航天控制

多混沌系统的自适应同步电路设计

1引言自适应控制经过40多年的发展,已成为当代自动控制界的少数热门前沿研究领域之一。其发展的重要标志是1958年Whitaker及其同事设计的一种自适应飞机飞行控制系统。自适应控制可简单地定义如下[1]:在系统工作过程中,系统本身能不断地检测系统参数或运行指标,根据参数的变化或运行指标的变化,改变控制参数或改变控制作用,使系统运行于最优或接近于最优工作状态。对于自适应控制系统,即使控制对象是线性定常系统,其自适应控制亦是非线性时变反馈控制系统,所以设计自适应控制比一般的反馈控制要复杂很多。混沌同步是对于从不同的初始条件出发的2个混沌系统,随着时间的推移,它们的轨迹逐渐一致,这种同步现象在自然界中大量存在。将自适应控制方法应用到混沌控制中就形成了混沌自适应同步方法,该方法就是利用自适应控制技术来自动调整系统的某些参数,使系统达到混沌同步的目的[2]。这里就以多个Chua电路为例,根据文献[3]给出的一种实现混沌动态网络鲁棒自适应同...  (本文共4页) 阅读全文>>

《通信技术》2010年04期
通信技术

一种新型的位同步电路的设计与硬件实现

0引言随着数字通信技术的迅速发展,无线接收处理数字化应用已越来越多,对接收部分的功能(如短时突发信号接收)和速度的要求也越来越高。作为无线接收方的重要组成单元,位同步模块在无线数字传输领域里具有十分重要的作用,它直接影响到数字接收机的稳定性和可靠性。在数字通信系统中,同步技术是非常重要的,位同步也是最基本的同步。位同步时钟信号不仅用于监测输入码元信号,确保收发同步,而且在获取帧同步、群同步及对接收的数字码元进行各种处理的过程中,也为系统提供了一个基准的同步时钟。系统能否有效、可靠地工作,在很大程度上取决于是否有良好的同步系统[1-2]。传统的同步电路设计方法有插入导频法和直接法,电路实现和技术过于复杂,而且对系统性能有一定的影响。如插入导频法可能会因为导频和信号间的滤波不好而引起互相干扰,或因为信道不理想引起导频相位的误差,同时插入导频法要多消耗一部分不带信息的功率。因此与直接法比较,在总功率相同条件下实际信噪功率比要小一些。直...  (本文共3页) 阅读全文>>

《电子测量技术》2007年02期
电子测量技术

伪卫星定位系统中的同步电路设计

0引言在伪卫星定位系统中,要求各分站必须与其主站同步工作,因此主站要向各分站发射时钟信号和同步信号,使各站能够实现同步工作,从而达到精确定位的要求。本文主要介绍如何在主站电路中利用CPLD技术和一些外接电路将时钟信号和同步信号合为一路。1同步电路实现原理由于只有一个稳定的单一频率信号源,因此主站利用锁相环来产生所需的时钟信号和同步信号,而无线传输要求调制信号频率不能太高,所以还需进行分频,这里使用CPLD来实现分频和同步,从而产生所需信号。整体电路的原理框图如图1所示。图1电路原理框图图1中fc、fs分别为要求产生时钟信号和同步信号,供主站使用。fo为待发射信号,该发射信号作为调制信号,对高频载波调制之后发射出去。各分站接收后通过解调、解码和倍频就可以获得与主站相同的时钟信号和同步信号,这样主站与各分站可同时在相同的时钟信号下工作,整个系统因此能够实现准确定位的功能。1.1锁相环锁相环是由鉴相器(PD)、环路滤波器(LF)、压控...  (本文共3页) 阅读全文>>