分享到:

可编程逻辑器件(CPLD)实验系统的设计

文章采用 AMD公司的 MACH2 1 1 SP器件设  (本文共4页) 阅读全文>>

河北工业大学
河北工业大学

基于CPLD的金相抛光机自动控制系统设计

目前,我们正处在科学技术飞速发展的信息时代,自动化、最优化、集成化、智能化和精密化等使现代机械制造行业正经历着巨大的变化,也是其今后发展的必然趋势。金相抛光设备作为其中一个分支,正在由原来的手工操作逐渐走向半自动化和自动化。金相抛光机主要用于金相试样的研磨和抛光等,在机械、冶金、汽车、航空航天等制造业中应用极为广泛。20世纪90年代后,金相制样技术发展极为迅速,金相试样抛光机作为金相制样设备也取得了很大的进步。本课题的抛光机自动控制系统主要由两部分组成:控制系统和显示系统。控制系统主要由CPLD控制两台直流步进电机和几个相关开关,分别用来控制抛光压力、时间和转速。显示系统主要有按键输入和液晶显示两个功能。通过键盘可以输入所有和抛光相关的量,比如:抛光时间、抛光压力、抛光速度等,显示系统在抛光前显示的是设置的抛光参数,在抛光的过程中则显示为实时监测的各个参数等。控制系统和显示系统采用同一个控制核心,避免多控制核心间通信传输的误码。...  (本文共48页) 本文目录 | 阅读全文>>

浙江大学
浙江大学

CPLD在变频调速系统中的应用

本文主要介绍了如何用可编程逻辑器件(CPLD)实现变频调速控制系统。目前,电机控制芯片主要有两种选择。一种是全定制专用集成芯片(ASIC),一种是单片机(MCU)或数字信号处理器(DSP)。本文利用CPLD控制感应电机,CPLD的数字资源丰富、工作频率高、可在系统编程等特点使得开发灵活、开发周期相对短。利用CPLD,除本身可以用来控制电机以外;可以制成通用的“IP核”应用到MCU(或DSP),或是作为片内外设,这样就节约了片内资源;另外,它还是ASIC设计的验证的必经阶段。本文设计的几种CPLD调速控制系统以及几个IP核,一部分下载到芯片,通过实际验证;一部分通过仿真验证。即可做以上三种用途,这是本文选题和工作的意义。本文第一章绪论介绍了可编程逻辑器件的发展、应用,以及EDA的发展历程,还介绍了SOC、SOP、ASIIC等。针对CPLD的快速发展,论述了它在变频调速技术应用中的优势。第二章介绍了交流电动机变频调速技术及其相关技术...  (本文共89页) 本文目录 | 阅读全文>>

江苏大学
江苏大学

数字IC测试及其在虚拟实验系统中的应用

随着Internet的普及,远程教育在我国已有了很大的发展,尤其是CAI课件以及一些教学交互的软件的研究已有相当的程度。然而远程实验的发展却大大落后,这是由于不同领域实验的远程化需要研究不同的实现方法。在本文中首先阐述了一种高校电子信息类专业数字逻辑以及现代可编程器件(FPGA/CPLD)等课程的远程实验系统,在这个系统中使用远程测试(数字IC测试)来实现实实在在的硬件实验,使得这个系统不同于纯软件的仿真。接着本文详细叙述了该实验系统中虚拟实验环境软件和实验服务提供端的数字IC测试系统的设计。虚拟实验环境软件提供一个可灵活配置、形象直观的实验界面,这个界面为使用者提供了实验的感性认识。数字IC测试系统完成实际实验:提供激励并测试响应。本文叙述的数字IC测试系统可对多达96通道的可编程器件进行实验,另外它还作为面向维修的测试仪器,具有在线测试、连线测试、V-I测试、施加上拉电阻、调节门槛比较电平等功能。最后,在本文的结尾对本文所作...  (本文共65页) 本文目录 | 阅读全文>>

浙江大学
浙江大学

CPLD在电力电子变换技术中的应用

可编程逻辑器件(CPLD)在近年来得到了迅速发展,其在电力电子变换技术中的应用也越来越广泛,本文主要介绍了如何应用CPLD来实现变频调速控制系统和多路输出PWM波形发生器的设计。CPLD的数字资源丰富、工作频率高、可在系统编程使得开发灵活,开发周期相对较短。利用CPLD可以实现完整的控制系统;可以与单片机或DSP共同构成一个控制系统:CPLD还是专用集成电路(ASIC)芯片设计的验证手段。本文中设计的几个CPLD的应用,即是体现了CPLD的以上几个用途。本文第一章介绍了可编程逻辑器件的发展和应用,以及EDA的发展历程。针对CPLD的快速发展,论述了它在电力电子变换技术应用中的优势。第二章介绍了交流电动机变频调速技术以及相应技术的发展和应用情况。着重介绍了正弦波脉宽调制(SPWM)和电压空间矢量调制(SVPWM)方式。并且详细介绍了SPWM调速系统和SVPWM调速控制系统的CPLD设计,给出了设计思路,具体方案,逻辑时序分析,得到...  (本文共84页) 本文目录 | 阅读全文>>

太原理工大学
太原理工大学

基于微机并口技术及CPLD技术的新型通用接口的研究

本文在分析接口技术的发展历史及发展趋势的基础上,本着顺应接口发展趋势以及高速、便用、可靠、经济等设计原则,设计开发了基于计算机并行口EPP工作模式及在系统可编程逻辑器件isp1032E的开入、开出、模入、模出四路复用计算机并行口的通用接口。借助于isp1032E的配套开发软件,开发了可实现开入、开出、模入、模出四路复用计算机并行口的接口电路。该电路设计的特点是创建了可与计算机并口EPP模式进行握手应答的电路,确保计算机工作在EPP模式时高速传输数据信息。用Visual Basic 6.0 和Visual C++语言混合编程,成功的解决了用Visual Basic 6.0 编写的主程序不能直接访问计算机并行接口的缺憾。用我们自己制作的外围辅助试验电路板进行检测试验,结果表明下载到ispLSI1032E中的多路复用接口电路达到设计要求。所编写的用户界面及接口启动程序运行良好。  (本文共100页) 本文目录 | 阅读全文>>