分享到:

VLSI 8×8位CMOS乘法器

乘法器在数字讯号处理中占有极重要的地位。乘法器的设计,依目前的需求,它必须以极少数的晶体管来作最简便与快速的运算。本文系利用超  (本文共6页) 阅读全文>>

《电气应用》2014年11期
电气应用

电子式电能表时分割乘法器的计量误差分析

时分割乘法器是模拟电子式电能表的重要组成部分,也是其计量误差的最主要来源。目前国内外对于各种不同结构和工作原理的时分割乘法器所引入的计量误差的比...  (本文共5页) 阅读全文>>

《长春大学学报》2012年08期
长春大学学报

乘法器模块在FPGA中的实现

作为数字信号处理领域的基本运算单元,乘法器在其中起到了至关重要的作用。本文设计了三种基于FP-GA的数字乘法器模块,包括传统乘法器,LUT乘法器和Boo...  (本文共4页) 阅读全文>>

《机电信息》2010年36期
机电信息

基于FPGA的16位乘法器设计与实现

介绍了基于Verilog HDL设计的16位乘法器模块,使用Veri...  (本文共2页) 阅读全文>>

《中国集成电路》2007年12期
中国集成电路

定宽截断式并行乘法器的实现研究

文章主要阐述了并行补码运算的定宽截断式乘法器是如何实现的。两个N位的输入,定宽的乘法器将产生N位的输出,而不是2N位的输出,但因截断会带来误差。与标准的2N位输出乘法器相比,文章中所设计的乘法器具有面积更小,...  (本文共4页) 阅读全文>>

《电脑知识与技术》2006年05期
电脑知识与技术

基于FPGA数字乘法器的设计

数字乘法器是目前数字信号处理中运用最广泛的执行部件之一,本文设计了三种基于FPGA的数字乘法器,分...  (本文共2页) 阅读全文>>