分享到:

采用定点运算FTF算法的自适应噪声抵消器的计算机仿真

一、引言 自适应噪声抵消器是自适应滤波器的一个重要应用.早期的自适应滤波器研究始于五十年代末,Widrow和Hoff在进行自适应开关电路研究时,提出了最小均方(LMs)自适应算法,70年代以来,自适应滤波理论得到进一步发展,出现了多种自适应算法,常用的主要是基于卡尔曼滤波理论的Kalman算法fI骊最小二乘法(L 5).近几年来,许多学者又开始研究基于Ls的快速算法,主要有快速递归最小二乘法(RLs)算法f2],FTF算法111阴,改进的快速RLs算法性随后又出现了收敛速度较快、数值性能较好的最小二乘格型算法111.但是根据目前国内外的报导‘除了用LMs算法fg]lloj,还没见到用其它的自适应算法来实现ANC.这是因为LMS算法简单,计算量小,在实时系统中易于实现.但是LMS算法的缺点是收敛速度较慢,而且当噪声的相关时间很长时,必须增加横向滤波器的长度才能有效地抵消这类噪声,通常需要上千个权l5],从而增加了计算量并引起较大的...  (本文共6页) 阅读全文>>

《信号处理》1988年02期
信号处理

一种用高级语言模拟有限字长定点运算的方法

一、引言 在各种数字信号处理系统的设计中(如数字滤波器、数字语声、图象的编解码、离散富里叶分析和其它正交变换等),计算机模拟是一种极为重要的手段。它不仅可以做各种数字信号系统的功能模拟,而且可以极为方便地改变系统参数使之达到设计要求。通常在模拟上述数字信号系统时,为了使模拟结果与理论设计要求相一致,均采用双精度算法以减小理论计算与实际模拟结果之间的误差,也即减小计算机引入的字长效应。在大部分应用条件下,目前的计算机基本上可以达到精度要求而不必考虑字长效应的影响。 然而,在数字信号处理系统的硬件众见时,由于受器件、成本及实现复杂程度等因素影响,数字系统往往采用定点运算,这不仅不能用无限精度算法实现,而且连现有计算机的精度也达不到。因此,在一个数字信号系统硬件实现之前,通过考察字长效应对硬件实现结果的影响,可以帮助确定硬件实现时的实际字长。在文献〔2〕~〔幻中,从理论上分析了字长效应对不同数字系统的影响。但这些分析均是建立在一定的假...  (本文共4页) 阅读全文>>

《电子产品世界》1981年10期
电子产品世界

高速实时数字信号处理芯片应用指南

1.概述从1982年美国TI公司推出世界上第一个高速实时数字信号处理芯片(DSP芯片)以来,DSP技术取得了飞速的发展;目前单片DSP芯片的速度已经可以达到每秒16亿次定点运算(1600MIPs)。目前高速实时DSP芯片的主流型号是美国TI公司的TMS320C8x和TMS320C6x,以及美国AD公司的ADSP2106x及AD1406x等。本文简要介绍了这些高速实时DSP芯片的特点,并分析了不同DSP芯片构成信号处理系统的主要问题与解决方案。2.紧耦合多指令多数据流(MIMD)多媒体(MVP)芯片TMS320C8x2.1MVP芯片TMS320C8xMVP芯片TMS320C8x包括TMS320C80、TMS320C82等;这是一种片内并行的DSP芯片,运行速度为每秒20亿次RISC类型的操作。在每一片TMS320C80内部,有1个浮点RISC类型DSP,称为主处理器(MP);还有4个定点DSP,称为并行处理器(PP)。每个DSP...  (本文共2页) 阅读全文>>

《今日电子》1998年11期
今日电子

将定点运算的DSP结构运用于浮点DSP

模块。卜二t拭;产几-一犷~阮项新系劝l白了笋-_刁、.只丢h尸}撰的RGA封驾吧亡nn TI公司计划开发一系列32一位拐点运算的DsP器件;该系列产品将沿拜定点运算的TMs320C62xX系列产品配VLIW结构,新的32oC62双系列和珍在已经在生产的?6201产品的弓I出端前置完个相同,软件椒秦穷。呼二级年上半年投尹”,批量达到来进竹C67卫xDSP的开发了已价为$995美心此外,伴点还异叩器件月以诚独对十万习r名的惜泞.情于雨宝寸比息还异U谷厂附异法阴升友,囚为仕...  (本文共1页) 阅读全文>>

中国科学院研究生院(计算技术研究所)
中国科学院研究生院(计算技术研究所)

一种定点运算部件的设计与实现

本文介绍了一种32位定点运算部件的设计方案和实现结果。该定点运算部件包括加法器、移位器、乘法器、除法器等部件。加法器使用先行进位技术加速进位链的传播,以四位的加法模块为基础,可以方便地构成16、32、64位的加法器。移位器包括逻辑和算术的左移和右移,在文中我们设计了一种变换方法,可以把左移和右移互相转换,因此可以使用一套电路完成所有的移位,节省了硬件资源。乘法器和除法器是定点运算部件设计的难点。本文提出一种32x32位的乘法器设计方案。该乘法器采用了改进的Booth算法减少部分积的个数;使用同一套电路处理无符号数乘法和有符号数乘法,并且简化了部分积的符号扩展。在部分积的累加方面,使用4-2计数器实现Wallace树,避免了使用普通3-2加法器造成的布线复杂度,并且利用加法器输入端口到输出端口不同路径的延时不同的特性,提高了部分积的归约性能。为了提高时钟频率,该乘法器应用了流水线技术把乘法过程分解到2个周期内完成。该乘法器具有完整...  (本文共61页) 本文目录 | 阅读全文>>

《通信学报》1983年04期
通信学报

两维FFT定点运算的误差分析

一、引言 两维FFT运算能够用来有效地处理某些两维数组的有关问题,例如:数字滤波器,声纳或雷达的波束合成等〔‘〕。因为在很多实际的专用处理设备中,实时两维FFT运算常常用定点运算来完成。因此,必须考虑由于数据的有限字长运算所引起的误差,这对于设计具有相当精度的专用计算机来说,是极为重要的。 众所周知,关于一维FFT运算的误差分析问题已由Liu Bede〔2〕等人圆满解决。但是,在前几年中,尚未见到...  (本文共7页) 阅读全文>>