分享到:

双边沿鉴频鉴相器的设计

一本文提出了用EPLD芯片实现高分辨  (本文共4页) 阅读全文>>

《科技创新与应用》2017年06期
科技创新与应用

高速低功耗饱和输出鉴频鉴相器的设计

文章介绍了一种高速低功耗饱和输出的鉴频鉴相器,该鉴频鉴相器在减小盲区的同时也降低了电路的功耗,而其饱和输出的性质加快了锁相环的锁定...  (本文共3页) 阅读全文>>

《微计算机信息》2010年20期
微计算机信息

一种低噪声双鉴频鉴相器的研究

针对数字鉴频鉴相器的相位噪声较高的缺点,本文设计了一种低噪声模拟鉴相器,并提出了一种双鉴频鉴相器结构,将模拟鉴相器和数字鉴频鉴相器有机地结合在一起。在锁...  (本文共3页) 阅读全文>>

《电脑知识与技术(学术交流)》2007年20期
电脑知识与技术(学术交流)

低抖动的鉴频鉴相器设计

提出一种SCL结构差分型鉴频鉴相器(PFD),这种鉴频鉴相器能大幅度降低鉴相死区,而且具有噪声低、速度快等优点。这种差分型PFD在高速、低抖...  (本文共3页) 阅读全文>>

《通讯装备》1981年04期
通讯装备

关于电流型鉴频鉴相器的几个问题

本文介绍了一种鉴频鉴相器,由于电路简单,性能优良,国内采用曰益广泛。但迄今尚未见到国外针对性强的技术...  (本文共9页) 阅读全文>>

《电子技术应用》2018年04期
电子技术应用

一种具有新型延时单元的鉴频鉴相器设计

鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18μm RF CM...  (本文共5页) 阅读全文>>