分享到:

MIMO:无线技术革命

在上个世纪九十年代中期,美国的贝尔实验室发表了一系列文章,提出了以引入空域处理技术的多进多出(MIMO:Multipl  (本文共3页) 阅读全文>>

《汽车电器》2021年06期
汽车电器

一种多接收端车载无线充电设计

介绍多接收端车载无线充电的电路设计,主要由单片机、多路功率发射电路和异物检测电路、温度保护电路、 LED电路以及EMC电...  (本文共3页) 阅读全文>>

哈尔滨工业大学
哈尔滨工业大学

基于磁耦合谐振的多接收端高频无线电能传输技术研究

无线电能传输技术作为能够以非接触的形式实现终端与电源间的非接触隔离充电方法,因其充电安全性和便捷性的提升得到了人们的认可,并且已经实现了以小型智能终端为代表的市场化应用。为了能够以更小的终端体积达到更大的充电范围以及更远的充电距离,针对微小型智能终端的无线电能传输技术正逐渐向高频化方向发展。但高频化带来的驱动源负载网络阻抗不匹配、耦合线圈高频损耗激增品质因数下降、多负载情况下系统无法合理分配功率等问题会导致系统传输效率低下、功率输出不稳定。针对以上问题,本文基于6.78MHz多接收端磁耦合谐振式无线电能传输系统,从耦合系统建模,高频功率放大器负载网络阻抗匹配以及根据实际应用中的需求,对系统功率分配设计等方面展开研究。主要的研究内容如下:首先,针对高频E类功率放大器无法在宽负载范围高效工作的缺陷提出了改进型的负载网络配置方法,通过合理的配置其输入特征阻抗以及负载网络品质因数,从而大幅提高负载带宽。使改造后的E类功率放大器即承袭了传...  (本文共114页) 本文目录 | 阅读全文>>

重庆邮电大学
重庆邮电大学

LTE-A空口监测分析仪PRACH接收端检测技术的研究与实现

随着用户对移动通信网络性能需求的不断提升,新型的无线网络分析和优化仪表日益得到重视。因此,研发一款新型的空口监测分析仪表是趋势所在。随机接入作为移动通信过程中用户终端与基站建立通信的首要步骤,其性能将会直接影响整个通信系统的运行效率和用户体验。本课题针对LTE-A空口监测分析仪下的随机接入前导检测技术进行了深入研究,围绕前导检测技术中计算复杂度、峰值检测成功率、时延等问题,以实现高性能的峰值检测为研究目标,提出了一种物理随机接入信道(Physical Random Access Channel,PRACH)接收端前导检测技术设计方案。主要研究内容如下:1.针对PRACH接收端的关键算法进行了分析,将PRACH接收端划分为前导接收和峰值检测两部分,分别研究了时域滤波降采样算法和前导峰值检测算法,然后将多级滤波降采样算法和多重滑窗峰值检测算法同时应用于PRACH接收端前导检测技术设计方案。最后通过MATLAB对PRACH接收端链路进...  (本文共82页) 本文目录 | 阅读全文>>

西华大学
西华大学

多接收端MCR-WPT系统设计与研究

磁耦合谐振式无线电能传输技术(Magnetically-Coupled Resonant Wireless Power Transfer,简称MCR-WPT)是一种运用电磁谐振原理来实现能量高效稳定传输的技术。与电磁感应式、微波辐射式输电技术相比,磁谐振式输电有着更好的方向性与抗干扰性,能量在传输过程中不向外辐射,对周围环境与人员无伤害,其传输距离可达到米级范围。科技的进步与实际应用的需要促使MCR-WPT技术不断向前发展,最近几年,多个接收端的MCR-WPT系统受到越来越多的关注,由于其实用性,它相较于单一接收端系统有着更高的研究价值。两者结构上的不同使得多接收端系统的理论研究不能完全依照单一接收端系统。本文基于集总参数理论针对单一以及多个接收端的MCR-WPT系统进行了分析与研究。重点探究了单接收端系统在最大功率传输条件下的负载(最大功率负载)对系统参数的影响,以及阻性、感性、容性多接收端系统的传输特性。首先,在单接收端系统...  (本文共79页) 本文目录 | 阅读全文>>

东南大学
东南大学

基于PAM4信号的40Gb/s高速SerDes接收端电路设计

随着通信速率的不断增加,信道非理想性对数据传输的影响亦愈发严重。尤其是随着400G以太网标准的提出,单个通路的速率将达到50Gb/s以上,导致信道带宽难以满足传统NRZ信号的需求。具有四个电平的四阶脉冲幅度调制(PAM4)信号,由于每个符号包含了两比特信息,因此在相同的速率下PAM4信号所需信道带宽仅为NRZ信号的一半,使其在超高速串行链路通信系统中得到了广泛的应用。本文研究了基于PAM4信号的高速SerDes接收电路的设计与实现。首先建立了高速PAM4串行通信链路的IBIS-AMI模型,并通过仿真分析了信道非理想性对数据传输的影响。在此基础上采用65nm CMOS工艺设计了40Gb/s的PAM4信号接收机,其中包括连续时间线性均衡器(CTLE)、3电平判决器、PAM4解码器和时钟恢复电路(CDR)等关键模块。CTLE电路采用源极电容退化技术,拓展了电路带宽。针对PAM4信号设计的3电平判决器由一个电平移位放大器和限幅放大器构成...  (本文共69页) 本文目录 | 阅读全文>>