分享到:

中国第一颗数字视频处理芯片诞生

现任青岛海信信芯科技有限公司常务副总经理的战嘉瑾,先后荣获山东省十大新闻人物、山东省优秀青年知识分子、山  (本文共1页) 阅读全文>>

权威出处: 科技日报2006-04-20
《CAD/CAM与制造业信息化》2004年07期
CAD/CAM与制造业信息化

ATI“力挺”PCI Express发布RADEON X系列视频处理芯片

PCIExpress作为更加优秀的总线结构,大有取代PCI、AGP之势,基于它对图形系统性能的巨大提升作用,ATI、NVIDIA等大厂...  (本文共1页) 阅读全文>>

天津大学
天津大学

多制式视频处理芯片通用测试平台的研究与设计

随着视频信息处理技术在各大工业领域的迅猛发展,视频应用的范围也越来越广,视频处理芯片应用于生产生活中的各个领域,而由于获取图像工具和手段的影响,视频处理芯片输出的视频制式和视频格式不同。为了实现对不同视频处理芯片的自动化测试,本文结合软硬件协同设计的优势,研究并开发了一套多制式视频处理芯片测试平台。本文首先对多制式芯片测试平台的架构进行了深入研究,按照功能对系统单元进行了划分。软件部分由上位机子系统构成,负责视频图像的评价和平台流程的控制;硬件部分由视频解码子系统、保真型视频格式转换子系统和视频采集子系统构成,负责视频的解码和保真型传输。其中保真型视频格式转换子系统是测试平台的主体部分,它是基于Xilinx Spartan6系列FPGA板开发的。本文对平台工作流程进行了规划,对各个子系统及其内部关键单元的实现进行了详细介绍。同时本文对芯片评价标准进行了研究,由于图像的最终面向对象是人,根据人类视觉系统的生理学和心理学特性,结合视...  (本文共73页) 本文目录 | 阅读全文>>

西南交通大学
西南交通大学

数字视频处理芯片中的视频图像增强算法

数字电视产业的飞速增长,给数字视频处理芯片开辟了广阔的市场。我国是电视机生产大国,然而,电视机中所使用的核心视频处理芯片几乎全被国外公司所垄断,研制具有自主知识产权的数字视频处理芯片对于打破国外的技术垄断和振兴我国的民族产业都具有极为重要的现实意义。电视画面质量永远是电视商家竞争的焦点。各种大屏幕高清晰度的液晶电视、等离子体电视等进入主流消费,使得电视机厂家和消费者对图像画质提出了越来越高的要求。本文着重研究提高画质的图像增强处理算法。本文研究的图像增强处理算法包括亮度峰化(Peaking),数字亮度瞬态增强(DLTI),数字色度瞬态增强(DCTI),黑电平扩展(BLE),白电平扩展(WLE),对比度、亮度、色调、饱和度调节(CBHS调节),肤色校正(FTC),蓝电平扩展等。本文详细阐述了这些算法的原理及实现方法,给出了具体分析,列出了实验结果,并针对实验结果提出自己的改进方法。实验表明,经过Peaking、DLTI处理后,图像...  (本文共74页) 本文目录 | 阅读全文>>

上海交通大学
上海交通大学

数字视频处理芯片架构设计及核心去隔行算法实现

随着技术的发展和人们生活水平的提高,对高清晰、高画质的影像设备的要求也越来越高。传统的电视系统已经难以满足人们的需要。特别是随着近几年平板显示技术日益成熟,已逐渐取代传统的阴极射线管电视,成为市场的主流。本文根据高集成度视频处理芯片的实际开发经验,首先介绍高集成度的数字视频处理芯片的架构,然后对芯片中使用的核心技术之一,去隔行算法的实现进行了重点介绍,该基于时空权重和边缘的运动自适应去隔行算法采用四场的运动检测方法,并利用数学形态学技术对运动检测的结果进行处理,以提高运动检测的精度;结合基于图像边缘特征的场内插值和时间空间的三维权重计算技术将输入的隔行信号转换成逐行信号输出。最后,对如何实现芯片的可测试性设计,以提高芯片的测试覆盖率,降低芯片的测试成本进行了讨论。  (本文共65页) 本文目录 | 阅读全文>>

中国海洋大学
中国海洋大学

数字视频处理芯片OSD系统的研究及ASIC实现

Osd(On screen display屏幕显示)系统是视频处理系统不可分割的一部分。本设计采用自顶向下的设计理念,将整个osd系统设计过程划分为:性能及功能指标的确定,系统规划及算法研究,代码编写和仿真验证几个阶段。本文以现有的osd理论作为研究基础,优化了osd内部架构,提高了实时播放的响应速度及画面显示的稳定性;改进了查找表算法,在基本不增加硬件资源的情况下,实现了65536色的彩色空间;使用硬件算法实现了1bit字符型勾边及阴影效果的显示,节省了大量存储空间,降低了实现成本;实现了osd画面独立的32级调节亮度对比度的功能等等。在asic实现的过程中,说明了一种完整的asic实现流程,阐述了设计过程中Verilog HDL方面的可综合性编程技巧。在验证阶段中讨论了验证平台以及fpga验证过程。在基于Aldec ActiveHDL 6.2平台上编写了verilog HDL代码及动态仿真;基于Xilinx ISE 6.2平...  (本文共48页) 本文目录 | 阅读全文>>