分享到:

基于FPGA的16位乘法器设计与实现

介绍了基于Verilog HDL设计的16位乘法器模块,使用Veri  (本文共2页) 阅读全文>>

电子科技大学
电子科技大学

地面数字电视传输系统中信道调制的设计与实现

本文主要论述地面数字电视传输系统中信道调制的实现,内容涉及到两个系统的信道调制部分,第一个系统是符合欧洲DVB-T 标准的信道编码调制器,文中论述了OFDM 调制的设计与实现;第二个系统是以我国在2004 年9 月份暂定的地面数字电视融合传输方案(以下简称融合方案)为基础的信道编码调制器,文中论述了信号成形的设计与实现。以上模块基于Altera 公司的Stratix 系列器件实现,具体的设计流程包括了算法仿真、VerilogHDL 描述、FPGA 仿真和实际系统测试。在DVB-T 系统OFDM 调制的FPGA 实现中,使用了基于存储器的FFT 结构,只消耗很少的逻辑资源,而且使用了块浮点处理来提高运算精度。经仿真和实际系统测试表明,能够满足实际需求。对FFT 中复数乘法器的实现,作者比较了几种方法,也设计出了相关的FPGA 程序。文中还提出了一种既能实现2k 点又能实现8k 点FFT 运算的电路结构。在融合方案的信号成形的FPG...  (本文共68页) 本文目录 | 阅读全文>>

国防科学技术大学
国防科学技术大学

图像采集与预处理系统的设计与实现

本论文以可见光制导信息处理机的研制要求为背景,围绕可见光图像的采集、滚动的校正、图像滤波及门限分割等处理,以及HDLC数据通信协议展开研究,采用FPGA技术设计并实现图像了的采集及预处理系统。本论文首先介绍了该图像采集与预处理系统的总体结构,提出了本论文的研究目标:利用FPGA集成度高、速度快的特点,在图像输入的同时,基于FPGA实现图像的采集与预处理操作,为后续信息处理机快速提取与跟踪目标打下基础。本论文的图像采集部分介绍了视频图像、I~2C总线和采样芯片的工作原理,以及FPGA的原理与开发流程,并在此基础上,重点对图像采集模块基于FPGA的设计和实现展开研究,利用FPGA模拟I~2C总线控制器,设计并实现了图像采集控制器。图像预处理部分的预处理操作包括图像的提取、滚动校正、高通滤波、图像门限分割等处理。数字图像滚动校正是本论文的重点之一,本论文首先分析了滚动形成和校正的原理,接下来结合图像提取操作重点阐述了基于FPGA的滚动...  (本文共76页) 本文目录 | 阅读全文>>

广西民族大学
广西民族大学

基于Mesh算法的异步NoC设计与实现

随着半导体行业的飞速发展与纳米级的制造工艺的到来,集成电路芯片设计上能运用更为复杂的电子系统,来满足目前高性能的集成电路芯片的需要。一种借鉴计算机通讯网络的全新集成电路体系结构,NoC(Network on Chip)片上路由网络应运而生,通过资源节点、路由节点之间数据路由的方式实现电路芯片内部各个资源节点间的通信。本文首先对NoC路由机制的基本理论和基本原理进行了分析,并且分别对路由算法、路由拓扑结构、仲裁器进行了深入的研究与比较,在充分调研与分析以后,选取了具有良好的扩展性、规律性、健壮性的Mesh算法作为基本路由算法,并定制拓扑结构,实现了具有路由路径唯一且可预测特征的XY路由算法。在仲裁算法的实现和设计上,采取了公平性强的轮询仲裁器。并通过对同步电路与异步电路的深入比较与分析,在控制电路的设计上采用了事件驱动的Click异步控制器,避免了同步电路设计在整体时钟控制下工作造成的大负荷、功耗浪费、时钟漂移、电路延时等问题。以...  (本文共66页) 本文目录 | 阅读全文>>

南京理工大学
南京理工大学

基于FPGA的北斗导航自适应抗干扰算法的设计与实现

如今,随着卫星导航技术的飞速发展,位置信息服务已经融入到我们的日常生活中,导航被称为目前继移动互联网之后的第三大产业。卫星导航在维护国家的安全中也发挥着不可替代的作用。为了使导航系统不受干扰的影响,本文以北斗导航系统为平台,研究基于阵列天线的自适应抗干扰算法的实现。首先,文章就自适应抗干扰算法的原理和方法进行了系统介绍,并在MATLAB中建立阵列模型,对基于功率倒置算法的空域抗干扰算法和空时联合抗干扰算法进行性能仿真。然后根据系统指标,确定了在FPGA中实现抗干扰算法的方案,包括数字下变频、权值计算、数据加权、数字上变频等模块。根据权值计算模块实现方式的不同,本文提供了两种在FPGA中实现抗干扰算法的方案:一种是基于FPGA嵌入式软核NIOS II的抗干扰的实现,将权值计算的过程放在NIOS II软核中,用C语言进行实现;另一种是基于逻辑语言的抗干扰算法的实现,即用硬件描述语言Verilog HDL进行权值的计算。权值计算涉及到...  (本文共78页) 本文目录 | 阅读全文>>

西安电子科技大学
西安电子科技大学

素域上乘法器的FPGA设计与实现

随着互联网的迅速普及,信息安全问题日益突出密码技术是保障信息安全的核心技术公钥密码尤其是椭圆曲线密码(ECC)得到了广泛应用,ECC所涉及的有限域算术成为研究热点其中,乘法运算是最耗时最关键的运算研究设计并实现高效的乘法器对ECC的有效实现意义重大ECC主要在素域上进行研究,Fp192是NIST推荐的五个素域之一,本文主要对素域Fp192上的乘法器进行了研究与FPGA设计实现乘法器的基础是加法器,而素域上的乘法器又不可避免地要进行模运算因此,本文主要研究了加法器模运算乘法器和模乘法器四部分内容,通过硬件描述语言分别对他们进行了FPGA设计与实现,随后对Montgomery模幂运算进行了初步的研究及其FPGA实现此外,本文设计并实现了分组加法器,提出了一种两次向Montgomery乘法器送入数据的方法,该方法能消除Montgomery乘法引入的R-1所造成的影响最后,对本文研究设计的内容以及提出的方法进行了实验验证,在资源与速度两...  (本文共81页) 本文目录 | 阅读全文>>