分享到:

集成电路低功耗测试方法研究

随着工艺的发展和集成电路规模的扩大,功耗已成为集成电路设计中的一个十分关键的问题,传统的低功耗设计主要围绕正常工作状态时动态功耗的估计和优化展开。测试技术是IC设计的重要环节,而在测试期间,电路有较多的跳变从而产生更多的功耗,进而会影响被测器件的可靠性和产品的成品率,低功耗测试日益成为研究的热点。本文主要研究测试功耗的评估和优化以及与之相关的问题。针对上述问题,本文主要开展了以下三方面的工作:波形模拟和故障模拟。基于布尔过程的组合波形模拟器不仅能用于逻辑功能的模拟,而且能反映电路定时信息的波形模拟,其具有精度高、快速、门级、数量化的优点。基于该波形模拟器,使用被称为UMCF的中间电路格式,本文进一步建立了故障模拟器,使所实现的并行故障模拟器具有速度快,代码量少等特点。扫描链功耗估计与优化。针对广泛使用的扫描测试技术,提出了一种基于概率分析的扫描链动态功耗模型。该模型可用于测试功耗的快速估计,并可进一步用于测试功耗优化。扫描测试期  (本文共85页) 本文目录 | 阅读全文>>

《半导体技术》2000年04期
半导体技术

TI低功耗可编程DSP可增强Internet通信能力

TMS320C64X和TMS320C55X据称是业界最快和功耗最低的可编程DSP,可为无线个人多媒体Internet装...  (本文共1页) 阅读全文>>

《信息技术》2009年11期
信息技术

莱迪思推出低功耗RRU解决方案

2009年10月26日,莱迪思半导体公司和Affarii Techno-logies有限公司宣布针对无线基础设施的客户,推出...  (本文共1页) 阅读全文>>

《现代计算机(普及版)》2007年12期
现代计算机(普及版)

功耗≠TDP CPU实际功耗解疑

我们一直强调,无论是CPU还是GPU,在获取高性能的同时,都不应该以高功耗作为代价,那并不是技术进步的表现。而在这一点上,Intel...  (本文共1页) 阅读全文>>

《电信技术》2004年04期
电信技术

Altera新款MAX II CPLD系列在成本和功耗上锐减

复杂可编程逻辑器件(CPLD)供应商Altera公司宣布推出新款MAXII器件系列,这是业界成本最低的CPLD。MAX...  (本文共1页) 阅读全文>>

《计算机科学》2004年08期
计算机科学

低功耗编译的若干相关技术

本文综述低功耗编译相关技术。首先简要介绍了若干低功耗领域的基本术语之后,总结出了可用于降低功耗的三类编译手段:选取有助于降低功耗的传统...  (本文共4页) 阅读全文>>